http://community.imgtec.com/university/workshops/
Исходные тексты microAptiv, младшего из семейства процессоров MIPS, будут открыты для студентов и преподавателей с целью применения на платформах программируемой логики (FPGA) или создания небольших серий микросхем.
У российских университетов есть возможность поучаствовать и выйти, так сказать, на передовые рубежи электроники.
Исходные тексты microAptiv, младшего из семейства процессоров MIPS, будут открыты для студентов и преподавателей с целью применения на платформах программируемой логики (FPGA) или создания небольших серий микросхем.
У российских университетов есть возможность поучаствовать и выйти, так сказать, на передовые рубежи электроники.

no subject
Date: 2015-04-21 22:13 (UTC)Наверное у MIPS и Xilinx какие-то партнёрские соглашения - про Altera ни слова.
А на чём реализован microAptiv - на VHDL или Verilog?
no subject
Date: 2015-04-21 23:50 (UTC)Altera тоже поддерживается наравне с Xilinx. Вот здесь есть подробности: http://habrahabr.ru/post/256223/
Просто политика компании Xilinx более дружелюбна по отношению к академическому сообществу: они согласились вкладывать усилия в этот семинар, а Altera нет.
Процессоры MIPS традиционно разрабатываются на языке Verilog. А графические процессоры PoverVR - на VHDL (консервативная европа!).