x86-S

2023-05-23 22:48
vak: (Default)
[personal profile] vak
Встречайте новую интеловскую архитектуру.

Intel proposes the x86-S architecture for a simpler, more efficient CPU instruction set

X86-S External Architectural Specification Rev.1.0 (PDF)

X86-S is a legacy-reduced-OS ISA that removes outdated execution modes and operating system ISA.

The presence of the X86-S ISA is enumerated by a single, main CPUID feature bit LEGACY_REDUCED_OS_ISA in a future CPUID field. The bit implies all the ISA removals described in this document. Some of the additional features, like 64bit SIPI or the 5 Level page table switch, have separate CPUID feature flags and can be implemented independently of X86-S.

Changes in X86-S ISA consist of:
  • restricting the CPU to be always in paged mode
  • removing 32-bit ring 0, as well as vm86 mode.
  • removing ring 1 and ring 2
  • removing 16-bit real and protected modes
  • removing 16-bit addressing
  • removing fixed MTRRs
  • removing user-level I/O and string I/O
  • removing CR0 Write-Through mode
  • removing legacy FPU control bits in CR0
  • removing ring 3 interrupt flag control
  • removing obsolete CR access instruction
  • rearchitecting INIT/SIPI
  • adding a new mechanism to switch between 4- and 5-level page tables
  • removing XAPIC and only supporting x2APIC
  • removing APIC support for 8529
  • removing the disabling of NX or SYSCALL or long mode in the EFER MSR
  • removing the #SS and #NP exceptions
  • supporting a subset of segmentation architecture, with the following conditions:
    • restricted to a subset of IDT event delivery
    • base only for FS, GS
    • base and limit for GDT, IDT, and TSS
    • no limit on data or code fetches in 32-bit mode (similar to 64-bit)
    • no AR or unusable selector checking on CS, DS, ES, FS, and GS on data or code
    • fetches in any mode
    • restricted support for far call, far return, far jump, and IRET (like FRED).

Date: 2023-05-24 06:08 (UTC)
x86128: (Default)
From: [personal profile] x86128
Давно пора было этот хлам выкинуть. Кому надо закоммитят поддержку в QEMU, и сообществу полезно и археологам помогут.

Date: 2023-05-24 07:41 (UTC)
juan_gandhi: (Default)
From: [personal profile] juan_gandhi

Аплодисменты. Наконец-то. Я думал, они вечно собрались сохранять эту древнюю хрень.

Date: 2023-05-24 07:56 (UTC)
mdmx: (Default)
From: [personal profile] mdmx
я ISA шину в живую последний раз в году так 98м видел, в университете в лабораториях

Date: 2023-05-24 16:04 (UTC)
spamsink: (Default)
From: [personal profile] spamsink
Здесь ISA = instruction set architecture

Date: 2023-05-25 04:20 (UTC)
mdmx: (Default)
From: [personal profile] mdmx
Ааа... Простите, не внимательно вникал в прочитанное. Лишь бы как с итаниумами не вышло.

Date: 2023-05-25 05:09 (UTC)
spamsink: (Default)
From: [personal profile] spamsink
Всё будет нормально, ведь весь современный софт будет работать по-прежнему.

Date: 2023-05-25 09:10 (UTC)
mdmx: (Default)
From: [personal profile] mdmx
Ну я про идею процессора с ограниченной вниз совместимостью с имеющимся репозитарием существующего ПО.
Встретить легаси требования в популярном ПО шанс достаточно велик, ИМХО.

Date: 2023-05-29 18:12 (UTC)
From: [personal profile] ichthuss
Популярное ПО собирается популярными компиляторами и линкуется с популярными системными библиотеками. Если некие фичи процессора давно не используются ни теми, ни другими - шансы встретить сколько-нибудь современное ПО с их использованием вполне призрачные.

Date: 2023-05-28 03:11 (UTC)
From: [personal profile] zyxman
Эдак они и аккумулятор отменят. Что ж тогда от 86 останется?